страница 1
|
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Похожие работы
|
Общая часть - страница №1/1
1.ОБЩАЯ ЧАСТЬ.
Структурная схема обеспечивает динамическую индикацию 5х десятичных цифр на семисегментных полупроводниковых индикаторах. Ввод информации производится параллельно в двоично - десятичном коде (тетрадами: единицы, десятки, сотни, тысячи) (Рисунок1). Коммутатор У1 обеспечивает поочерёдное подключение входной информации. Преобразователь У2 двоично- десятичный (2–10) код преобразует в код семисегментного цифрового индикатора. Счёчик У3 непрерывно подсчитывает входные импульсы, подаваемые от генератора GT, коэффициент пересчёта счётчика N=5. Каждое состояние счётчика У3 дешифрирует дешифратор У4, подключая соответствующий индикатор. 2 РАСЧЁТНАЯ ЧАСТЬ. 2.1 Разработка принципиальной схемы коммутатора У1 Выполним синтез мультиплексора, коммутирующего n = 5 информационных входов. Число адресных входов А определяем из соотношения n ≤ 2А, где А – число разрядов адреса (или число адресных входов). Так, для n = 5 А = 3 (А1, А2 и А3). Приведём таблицу истинности требуемого мультиплексора и его условное графическое изображение. Таблица 1 - Таблица истинности мультиплексора.
Рисунок 2 - Условное графическое изображение мультиплексораЗапишем логическую функцию выхода Q в СДНФ Q=D0∙ A3∙A2∙A1v D1∙A3 ∙A2∙A1v D2∙ A3 ∙A2∙A1v D3∙ A3 ∙A2∙A1v D4∙ A3 ∙A2∙A1 Произведём построение логической схемы мультиплексора по полученной логической функции выхода Q. А3А2А1А3А2А1 1 1 1 & & 1 A3 A2 Q A1 D0 D1
D2
|
Цифра |
Двоичный код 8421 |
Состояние элементов (A,B,C,D,E,F,G) и значение управляющих сигналов (У1…У7) |
|||||||||
X4 |
X3 |
X2 |
X1 |
A |
B |
C |
D |
E |
F |
G |
|
У1 |
У2 |
У3 |
У4 |
У5 |
У6 |
У7 |
|||||
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
2 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
3 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
4 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
5 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
6 |
0 |
1 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
7 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
8 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
9 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
Входной импульс |
Двоичный код на выходах. |
||
4 |
2 |
1 |
|
0 1 2 3 4 5 |
0 0 0 0 1 0 |
0 0 1 1 0 0 |
0 1 0 1 0 0 |
|
|
|
|
|
|
|
|
|
|
|
||
|
||||||||||||
0 |
1 |
0 |
1 |
0 0 |
||||||||
|
||||||||||||
0 0 |
1 1 |
0 0 |
СТ2
Выходы |
N Вых. |
||
Х3 |
Х2 |
Х1 |
|
0 0 0 0 1 |
0 0 1 1 0 |
0 1 0 1 0 |
0 1 2 3 4 |
&
|